ISBN-13: 9786131522062 / Francuski / Miękka / 2018 / 160 str.
Le circuit configurable est apparu au dA(c)but des annA(c)es 80, beaucoup d'A(c)volutions importantes ont eu lieu en ce qui concerne l'idA(c)e mAame de reconfigurer dynamiquement un composant. Une architecture reconfigurable est une architecture dont les ressources peuvent Aatre redA(c)finies, complA]tement ou partiellement, pour rA(c)aliser un traitement donnA(c). La reconfiguration peut Aatre statique ou dynamique, dans le sens oA l'architecture est reconfigurable au fil de l'exA(c)cution. Le travail s'inscrit en majeure partie dans le cadre de la reconfiguration partielle dynamique. L'objectif de ce travail de thA]se est d'explorer la possibilitA(c) de maintenir des contraintes de temps d'exA(c)cution et de minimiser la consommation grA ce A la reconfiguration dynamique et A la gestion dynamique de frA(c)quence d'exA(c)cution dans un contexte d'applications oA la quantitA(c) de donnA(c)e A traiter est variable.
Le circuit configurable est apparu au début des années 80, beaucoup dévolutions importantes ont eu lieu en ce qui concerne lidée même de reconfigurer dynamiquement un composant. Une architecture reconfigurable est une architecture dont les ressources peuvent être redéfinies, complètement ou partiellement, pour réaliser un traitement donné. La reconfiguration peut être statique ou dynamique, dans le sens où larchitecture est reconfigurable au fil de lexécution. Le travail sinscrit en majeure partie dans le cadre de la reconfiguration partielle dynamique. Lobjectif de ce travail de thèse est dexplorer la possibilité de maintenir des contraintes de temps dexécution et de minimiser la consommation grâce à la reconfiguration dynamique et à la gestion dynamique de fréquence dexécution dans un contexte dapplications où la quantité de donnée à traiter est variable.