ISBN-13: 9786131557972 / Francuski / Miękka / 2018 / 104 str.
L'A(c)volution des technologies des semi-conducteurs vers des gA(c)omA(c)tries de plus en plus fines permet un accroissement des performances et des fonctionnalitA(c)s par puce. L'objectif de ce travail est de concevoir une machine d'A(c)tats en technologie CMOS 0.35 Am on exploitant un style de circuit logiques synchronisA(c) C2MOS. Donc le noyau du circuit est le latch C2MOS qui construire un registre dynamique ingA(c)nieux, basA(c) sur le concept maA(R)tre esclave. La logique C2MOS combine la conception de logique statique avec la synchronisation rA(c)alisA(c)e en employant des signaux d'horloge; cette logique utilisA(c) pour diminuer la complexitA(c), augmenter la vitesse, et une dissipation infA(c)rieure de puissance. L'idA(c)e fondamentale derriA]re la logique dynamique est d'utiliser l'entrA(c)e capacitive du transistor MOSFET pour stocker une charge et pour se rappeler ainsi un niveau logique pour l'usage plus tard. La forte partie des potentialitA(c)s dans le cadre de ce travail est l'utilisation plateforme CAO Cadence Virtuoso pour concevoir un circuit de machine d'A(c)tats et leur full custom layout basant sur flot de conception.
Lévolution des technologies des semi-conducteurs vers des géométries de plus en plus fines permet un accroissement des performances et des fonctionnalités par puce. Lobjectif de ce travail est de concevoir une machine détats en technologie CMOS 0.35 µm on exploitant un style de circuit logiques synchronisé C2MOS. Donc le noyau du circuit est le latch C2MOS qui construire un registre dynamique ingénieux, basé sur le concept maître esclave. La logique C2MOS combine la conception de logique statique avec la synchronisation réalisée en employant des signaux dhorloge; cette logique utilisé pour diminuer la complexité, augmenter la vitesse, et une dissipation inférieure de puissance. Lidée fondamentale derrière la logique dynamique est dutiliser lentrée capacitive du transistor MOSFET pour stocker une charge et pour se rappeler ainsi un niveau logique pour lusage plus tard. La forte partie des potentialités dans le cadre de ce travail est lutilisation plateforme CAO Cadence Virtuoso pour concevoir un circuit de machine détats et leur full custom layout basant sur flot de conception.