• Wyszukiwanie zaawansowane
  • Kategorie
  • Kategorie BISAC
  • Książki na zamówienie
  • Promocje
  • Granty
  • Książka na prezent
  • Opinie
  • Pomoc
  • Załóż konto
  • Zaloguj się

Bandwidth Efficient Design of Wideband Integrator on FPGA » książka

zaloguj się | załóż konto
Logo Krainaksiazek.pl

koszyk

konto

szukaj
topmenu
Księgarnia internetowa
Szukaj
Książki na zamówienie
Promocje
Granty
Książka na prezent
Moje konto
Pomoc
 
 
Wyszukiwanie zaawansowane
Pusty koszyk
Bezpłatna dostawa dla zamówień powyżej 20 złBezpłatna dostawa dla zamówień powyżej 20 zł

Kategorie główne

• Nauka
 [2950116]
• Literatura piękna
 [1816336]

  więcej...
• Turystyka
 [70365]
• Informatyka
 [151382]
• Komiksy
 [36157]
• Encyklopedie
 [23168]
• Dziecięca
 [611655]
• Hobby
 [135936]
• AudioBooki
 [1800]
• Literatura faktu
 [225852]
• Muzyka CD
 [388]
• Słowniki
 [2970]
• Inne
 [446238]
• Kalendarze
 [1179]
• Podręczniki
 [166839]
• Poradniki
 [469514]
• Religia
 [507394]
• Czasopisma
 [506]
• Sport
 [61426]
• Sztuka
 [242327]
• CD, DVD, Video
 [3461]
• Technologie
 [219652]
• Zdrowie
 [98967]
• Książkowe Klimaty
 [123]
• Zabawki
 [2482]
• Puzzle, gry
 [3735]
• Literatura w języku ukraińskim
 [264]
• Art. papiernicze i szkolne
 [7903]
Kategorie szczegółowe BISAC

Bandwidth Efficient Design of Wideband Integrator on FPGA

ISBN-13: 9783659295362 / Angielski / Miękka / 2012 / 84 str.

Bandwidth Efficient Design of Wideband Integrator on FPGA  9783659295362 LAP Lambert Academic Publishing - książkaWidoczna okładka, to zdjęcie poglądowe, a rzeczywista szata graficzna może różnić się od prezentowanej.

Bandwidth Efficient Design of Wideband Integrator on FPGA

ISBN-13: 9783659295362 / Angielski / Miękka / 2012 / 84 str.

cena 218,66
(netto: 208,25 VAT:  5%)

Najniższa cena z 30 dni: 218,66
Termin realizacji zamówienia:
ok. 10-14 dni roboczych.

Darmowa dostawa!

The goal of this research work is to implement a digital integrator having large bandwidth and high accuracy. we optimized the digital implementation of integrator on virtex5 (xc5vlx110t -1). The operating range of a digital wideband integrator is from 0 to rad/sample. For accurate integration of random signal, a large analog bandwidth (in unit of rad/second) integrator is needed. In order to optimize analog bandwidth, structure of the digital integrator as well as architecture of involved arithmetic logic is studied. Our design is then compared to DSP-48 slices (hard macros) based design on FPGA as well as system generator(auto programming feature) based design on the same FPGA. Our RTL design achieved higher bandwidth of 40.970MHz compared with other two designs of 30.234 MHz and 29.016 MHz respectively. The integrator can integrate zero mean value signal only, so for verification of the design on FPGA, a pair of ADC and DAC is interfaced with the FPGA. On FPGA we implemented a digital High pass filter (to remove dc component and obtaining zero mean value signal) and proposed an integrator. Behavior of the integrator was then characterized using CRO, visually."

The goal of this research work is to implement a digital integrator having large bandwidth and high accuracy. we optimized the digital implementation of integrator on virtex5 (xc5vlx110t -1). The operating range of a digital wideband integrator is from 0 to π rad/sample. For accurate integration of random signal, a large analog bandwidth (in unit of rad/second) integrator is needed. In order to optimize analog bandwidth, structure of the digital integrator as well as architecture of involved arithmetic logic is studied. Our design is then compared to DSP-48 slices (hard macros) based design on FPGA as well as system generator(auto programming feature) based design on the same FPGA. Our RTL design achieved higher bandwidth of 40.970MHz compared with other two designs of 30.234 MHz and 29.016 MHz respectively. The integrator can integrate zero mean value signal only, so for verification of the design on FPGA, a pair of ADC and DAC is interfaced with the FPGA. On FPGA we implemented a digital High pass filter (to remove dc component and obtaining zero mean value signal) and proposed an integrator. Behavior of the integrator was then characterized using CRO, visually.

Kategorie:
Technologie
Kategorie BISAC:
Technology & Engineering > Electronics - General
Wydawca:
LAP Lambert Academic Publishing
Język:
Angielski
ISBN-13:
9783659295362
Rok wydania:
2012
Ilość stron:
84
Waga:
0.14 kg
Wymiary:
22.86 x 15.24 x 0.51
Oprawa:
Miękka
Wolumenów:
01

I received my MTech(Microelectronics) from IIIT Allahabad in 2012 and BTech from college of Engineering Roorkee.It was my guide,Mr. Ajit Singh in IIITA, who helped me to implement design on FPGA and write this research.



Udostępnij

Facebook - konto krainaksiazek.pl



Opinie o Krainaksiazek.pl na Opineo.pl

Partner Mybenefit

Krainaksiazek.pl w programie rzetelna firma Krainaksiaze.pl - płatności przez paypal

Czytaj nas na:

Facebook - krainaksiazek.pl
  • książki na zamówienie
  • granty
  • książka na prezent
  • kontakt
  • pomoc
  • opinie
  • regulamin
  • polityka prywatności

Zobacz:

  • Księgarnia czeska

  • Wydawnictwo Książkowe Klimaty

1997-2026 DolnySlask.com Agencja Internetowa

© 1997-2022 krainaksiazek.pl
     
KONTAKT | REGULAMIN | POLITYKA PRYWATNOŚCI | USTAWIENIA PRYWATNOŚCI
Zobacz: Księgarnia Czeska | Wydawnictwo Książkowe Klimaty | Mapa strony | Lista autorów
KrainaKsiazek.PL - Księgarnia Internetowa
Polityka prywatnosci - link
Krainaksiazek.pl - płatnośc Przelewy24
Przechowalnia Przechowalnia